header

An Efficient ASIC Implementation of a NB-IoT Security Co-processor /

Mohamed Amr Ezz El-Din Sharaf,

An Efficient ASIC Implementation of a NB-IoT Security Co-processor / تنفيذ فعال لمعالج مشارك في أمن إنترنت الأشياء ذات نطاق تردد ضيق في اطار دائرة متكاملة محددة الوظيفة / By Mohamed Amr Ezz El-Din Sharaf; Under the Supervision of Prof. Dr. Ahmed Hussein Khalil, Dr. Hassan Mostafa - 68 pages : illustrations ; 30 cm. + CD.

Thesis (M.Sc.)-Cairo University, 2024.

Bibliography: pages 63-65.

This work implements a co-processor for LTE and NB-IoT confidentiality and integrity security algorithms. Implementation is optimized for NB-IoT devices where low area and low power considerations must be followed. Different core implementation approaches are compared targeting ASIC technology of 65 and 130 nm. The co-processor has a simple unified memory interface to operate seamlessly with a main processor running LTE/NB-IoT protocol stack. The co-processor can serve as an security accelerator in a LTE/NB-IoT SoC. هذا العمل يقوم بتنفيذ معالج تعاوني لخوارزميات سرية ونزاهة LTE وNB-IoT. تم تحسين التنفيذ لأجهزة NB-IoT حيث يجب اتباع اعتبارات منخفضة المساحة والطاقة. تُقارن أساليب تنفيذ النواة المختلفة، مستهدفة تكنولوجيا ASIC بحجم 65 و 130 نانومتر. يحتوي معالج التعاون على واجهة ذاكرة موحدة بسيطة للعمل بسهولة مع المعالج الرئيسي الذي يعمل على بروتوكول تكنولوجيا LTE/NB-IoT. يمكن لمعالج التعاون أن يكون مسرعًا للأمان في نظام على شرائح يدعم تكنولوجيا LTE/NB-IoT.




Text in English and abstract in Arabic & English.


Electronics and Communications Engineering

Cryptography Hardware Acceleration Confidentiality Integrity SNOW3G

621.38
Under the supervision of New Central Library Manager

Implemented and Customized by: Eng.M.Mohamady
Contact:   info@cl.cu.edu.eg

© All rights reserved  New Central Library