Efficient ASIC Implementation for Satellite-IoT Security / By Eslam Mohamed Mostafa Kamel AbdelBary; Under the Supervision of Prof. Dr. Amin Nassar, Prof. Dr. Ahmed Hussein, Dr. Hassan Mostafa
Material type:
- text
- Unmediated
- volume
- تنفيذ فَعّال لدائرة متكاملة محددة الوظيفة لتأمين انترنت الأشياء عبر الأقمار الصناعية [Added title page title]
- 621.38
- Issued also as CD
Item type | Current library | Home library | Call number | Status | Barcode | |
---|---|---|---|---|---|---|
![]() |
قاعة الرسائل الجامعية - الدور الاول | المكتبة المركزبة الجديدة - جامعة القاهرة | Cai01.13.08.M.Sc.2024.Es.E. (Browse shelf(Opens below)) | Not for loan | 01010110090990000 |
Browsing المكتبة المركزبة الجديدة - جامعة القاهرة shelves Close shelf browser (Hides shelf browser)
No cover image available | No cover image available | No cover image available | No cover image available | No cover image available | No cover image available | No cover image available | ||
Cai01.13.08.M.Sc.2024.Ab.S 70-90GHZ mixer-first receiver in 22-NM SOI / | Cai01.13.08.M.Sc.2024.Ah.F A framework for automatic generation of convolutional neural networks efficient hardware accelerators / | Cai01.13.08.M.Sc.2024.Ah.L Low-cost ventilator pressure modes realization and artificial intelligence assisted design / | Cai01.13.08.M.Sc.2024.Es.E. Efficient ASIC Implementation for Satellite-IoT Security / | Cai01.13.08.M.Sc.2024.Is.P Particle swarm optimization of machine learning in cognitive radio E_health network at low SNR / | Cai01.13.08.M.Sc.2024.Mo.E Enhanced single-shot beam-training using true-time-delay units for mmwave hybrid arrays / | Cai01.13.08.M.Sc.2024.Mo.E. An Efficient ASIC Implementation of a NB-IoT Security Co-processor / |
Thesis (M.Sc.)-Cairo University, 2024.
Bibliography: pages 69-72.
This work implements AES-GCM, the CCSDS-compliant Satellite-IoT secu-
rity algorithm. Implementation is optimized for both power and area to fit
IoT devices where battery life and cost are crucial. It supports both 128 and
256-bit private Key lengths to support the baseline of all modes in CCSDS
security specification. Different implementation techniques are compared, tar-
geting ASIC technology of 65nm. Parallel memory interface is implemented
to operate as a hardware accelerator with the main processor running the
communication protocol stack
ينفذ هذا العمل AES-GCM وهي خوارزمية تأمين إنترنت الأشياء عبر الأقمار الصناعية المتوافقة مع CCSDS. تم تحسين التنفيذ في اتجاه كلاً من استهلاك الطاقة والحجم لتناسب أجهزة إنترنت الأشياء؛ حيث يكون عمر البطارية والتكلفة أمراً حاسماً. التصميم يدعم أطوال المفاتيح الخاصة 128 بت و256 بت ليتوافق مع جميع الأوضاع في معايير تأمين CCSDS. تتم مقارنة طرق التنفيذ المختلفة مستهدفةً دائرة متكاملة محددة الوظيفة بطول 65 نانومتر للترنزستور. تم تنفيذ واجهة اتصال مع الذاكرة بحيث تعمل الدائرة كمسرع مع المعالج الرئيسي الذي يقوم بتشغيل باقي مهمات بروتوكول الاتصال.
Issued also as CD
Text in English and abstract in Arabic & English.
There are no comments on this title.