TY - BOOK AU - Mohamed Amr Ezz El-Din Sharaf, AU - Ahmed Hussein Khalil AU - Hassan Mostafa TI - An Efficient ASIC Implementation of a NB-IoT Security Co-processor U1 - 621.38 PY - 2024/// KW - Electronics and Communications Engineering KW - qrmak KW - Cryptography KW - Hardware Acceleration KW - Confidentiality KW - Integrity KW - SNOW3G N1 - Thesis (M.Sc.)-Cairo University, 2024; Bibliography: pages 63-65.; Issued also as CD N2 - This work implements a co-processor for LTE and NB-IoT confidentiality and integrity security algorithms. Implementation is optimized for NB-IoT devices where low area and low power considerations must be followed. Different core implementation approaches are compared targeting ASIC technology of 65 and 130 nm. The co-processor has a simple unified memory interface to operate seamlessly with a main processor running LTE/NB-IoT protocol stack. The co-processor can serve as an security accelerator in a LTE/NB-IoT SoC; هذا العمل يقوم بتنفيذ معالج تعاوني لخوارزميات سرية ونزاهة LTE وNB-IoT. تم تحسين التنفيذ لأجهزة NB-IoT حيث يجب اتباع اعتبارات منخفضة المساحة والطاقة. تُقارن أساليب تنفيذ النواة المختلفة، مستهدفة تكنولوجيا ASIC بحجم 65 و 130 نانومتر. يحتوي معالج التعاون على واجهة ذاكرة موحدة بسيطة للعمل بسهولة مع المعالج الرئيسي الذي يعمل على بروتوكول تكنولوجيا LTE/NB-IoT. يمكن لمعالج التعاون أن يكون مسرعًا للأمان في نظام على شرائح يدعم تكنولوجيا LTE/NB-IoT ER -